Qiartus13.1軟件簡介
Quartus II 是Altera公司的綜合性PLD/FPGA開發(fā)軟件,原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware 支持Description Language)等多種設(shè)計(jì)輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計(jì)輸入到硬件配置的完整PLD設(shè)計(jì)流程。
Qiartus13.1功能介紹
1.自動定位編譯錯誤;
2.高效的期間編程與驗(yàn)證工具;
3.功能強(qiáng)大的邏輯綜合工具;
4.芯片(電路)平面布局連線編輯;
5.定時/時序分析與關(guān)鍵路徑延時分析;
6.完備的電路功能仿真與時序邏輯仿真工具;
7.使用組合編譯方式可一次完成整體設(shè)計(jì)流程;
8.可使用SignalTap II邏輯分析工具進(jìn)行嵌入式的邏輯分析;
9.能生成第三方eda軟件使用的VHDL網(wǎng)表文件和Verilog網(wǎng)表文件;
10.支持軟件源文件的添加和創(chuàng)建,并將它們鏈接起來生成編程文件。
Qiartus13.1軟件特點(diǎn)
1.Altera Quartus II 作為一種可編程邏輯的設(shè)計(jì)環(huán)境, 由于其強(qiáng)大的設(shè)計(jì)能力和直觀易用的接口,越來越受到數(shù)字系統(tǒng)設(shè)計(jì)者的歡迎。
2.Quartus II提供了完全集成且與電路結(jié)構(gòu)無關(guān)的開發(fā)包環(huán)境,具有數(shù)字邏輯設(shè)計(jì)的全部特性,包括:可利用原理圖、結(jié)構(gòu)框圖、VerilogHDL、AHDL和VHDL完成電路描述,并將其保存為設(shè)計(jì)實(shí)體文件;芯片(電路)平面布局連線編輯等功能!
Qiartus13.1增強(qiáng)功能
高級設(shè)計(jì)流程
1、OpenCL的SDK為沒有FPGA設(shè)計(jì)經(jīng)驗(yàn)的軟件編程人員打開了強(qiáng)大的并行FPGA加速設(shè)計(jì)新世界。
從代碼到硬件實(shí)現(xiàn),OpenCL并行編程模型提供了最快的方法。與其他硬件體系結(jié)構(gòu)相比, FPGA的軟件編程人員以極低的功耗實(shí)現(xiàn)了很高的性能。
2、Qsys系統(tǒng)集成工具提供?曰贏RM的Cyclone V SoC的擴(kuò)展支持。
現(xiàn)在,Qsys可以在FPGA架構(gòu)中生成業(yè)界標(biāo)準(zhǔn)AMBA AHB和APB總線接口。而且,這些接口符合ARM的TrustZone要求,支持客戶在安全的關(guān)鍵系統(tǒng)資源和其他非安全系統(tǒng)資源之間劃分整個基于SoC-FPGA的系統(tǒng)。
3、DSP Builder設(shè)計(jì)工具支持系統(tǒng)開發(fā)人員在DSP設(shè)計(jì)中高效的實(shí)現(xiàn)高性能定點(diǎn)和浮點(diǎn)算法。
新特性包括更多的math.h函數(shù),提高了精度,增強(qiáng)了取整參數(shù),為定點(diǎn)和浮點(diǎn)FFT提供可參數(shù)賦值的FFT模塊,還有更高效的折疊功能,提高了資源共享能力。
Qiartus13.1常見問題
問題一:
USB Blaster連接上,電腦無任何反應(yīng),之前安裝過驅(qū)動也能使用,于是卸載Quartus并重裝,問題解決。
問題二:
在綜合時,出現(xiàn)錯誤,說軟件不支持全部的器件,明顯是破解不完全。原來是破解步驟有誤,做了修正。
問題三:
能下載程序,但是程序不工作,很可能是晶振的問題(晶振不接也可以正常下載程序的),以為是晶振虛焊什么的,最后發(fā)現(xiàn)是晶振引腳與芯片時鐘之間一個電阻未連接。
Qiartus13.1更新日志
日日夜夜的勞作只為你可以更快樂
嘛咪嘛咪哄~bug通通不見了!
提取碼: 6663
華軍小編推薦:
在經(jīng)歷了那么多年的更新與優(yōu)化,Qiartus13.1變得更加人性化,也更加的具有科技感,強(qiáng)烈推薦給大家,歡迎下載。感興趣的還可以下載門窗CC廠家版、杜特門窗大師傅、vect2000矢量化軟件、我家擺擺看、GeoCorelDRAW。
您的評論需要經(jīng)過審核才能顯示
有用
有用
有用